qiuxin
|
0e8af8fa30
|
refactor(io): 重构 TCA6416 控制逻辑
写IO成功
- 优化 TCA6416 芯片的初始化和控制逻辑
- 添加 TCA6416_WritePort_buff 缓冲区用于存储输出数据
- 修改主任务中 TCA6416 相关的代码,提高稳定性和可靠性
- 调整 TCA6416 地址定义,适应硬件改动
|
2025-06-03 13:53:10 +08:00 |
qiuxin
|
e4f4929e01
|
refactor(freertos): 重构 FreeRTOS 任务并优化网络处理逻辑
DAC161S的功能OK
- 修改任务优先级和堆栈大小
- 优化网络状态检测和处理逻辑
- 重构 DAC 控制任务,移除初始化冗余步骤
- 简化 DAC161S997 测试任务
- 设置电流缓冲区初始值为 12mA
|
2025-06-03 10:56:49 +08:00 |
qiuxin
|
bc9b133d93
|
文档
|
2025-05-30 20:42:13 +08:00 |
qiuxin
|
3bcc5b8927
|
DAC8568_SPI有数据输出
|
2025-05-29 17:36:09 +08:00 |
qiuxin
|
097fefd7e6
|
DAC161输出数值不可控,强制维持在12ma左右用于测试。
|
2025-05-29 09:09:14 +08:00 |
qiuxin
|
38a41744b9
|
TCA6416驱动测试OK
|
2025-05-26 15:40:47 +08:00 |
qiuxin
|
4585021528
|
6416test1
|
2025-05-26 10:33:40 +08:00 |
qiuxin
|
4de02310aa
|
HART下位机透传至上位机有数据但不对
|
2025-05-23 19:00:07 +08:00 |
qiuxin
|
2135af95bb
|
feat(usart): 添加 HART1 通信功能
|
2025-05-23 13:30:14 +08:00 |
qiuxin
|
250abb4bda
|
AD7124开发完成,16通道都可采集数据并发送到上位机。
|
2025-05-21 20:32:02 +08:00 |
qiuxin
|
69b41c5f5f
|
DEV
|
2025-05-19 19:29:08 +08:00 |
qiuxin
|
2a1233826c
|
杂糅版本
|
2025-05-16 11:26:02 +08:00 |
qiuxin
|
4f5c836753
|
可查到AD7124的ID其他寄存器待测试
|
2025-05-14 20:22:23 +08:00 |
qiuxin
|
2639e18c9f
|
Signed-off-by: qiuxin <qiuxin@wuxismart.com>
|
2025-05-08 20:08:13 +08:00 |
qiuxin
|
d855a2d98a
|
更新TCP服务器代码:实现命令帧处理功能
|
2025-05-06 15:53:46 +08:00 |