controller-pcba/Core/Src
qiuxin 0e8af8fa30 refactor(io): 重构 TCA6416 控制逻辑
写IO成功
- 优化 TCA6416 芯片的初始化和控制逻辑
- 添加 TCA6416_WritePort_buff 缓冲区用于存储输出数据
- 修改主任务中 TCA6416 相关的代码,提高稳定性和可靠性
- 调整 TCA6416 地址定义,适应硬件改动
2025-06-03 13:53:10 +08:00
..
dma.c feat(usart): 添加 HART1 通信功能 2025-05-23 13:30:14 +08:00
freertos.c refactor(io): 重构 TCA6416 控制逻辑 2025-06-03 13:53:10 +08:00
gpio.c DAC8568_SPI有数据输出 2025-05-29 17:36:09 +08:00
main.c refactor(io): 重构 TCA6416 控制逻辑 2025-06-03 13:53:10 +08:00
spi.c DAC8568_SPI有数据输出 2025-05-29 17:36:09 +08:00
stm32f4xx_hal_msp.c 更新TCP服务器代码:实现命令帧处理功能 2025-05-06 15:53:46 +08:00
stm32f4xx_hal_timebase_tim.c 更新TCP服务器代码:实现命令帧处理功能 2025-05-06 15:53:46 +08:00
stm32f4xx_it.c 上位机IO查询OK 2025-05-26 17:04:18 +08:00
system_stm32f4xx.c 更新TCP服务器代码:实现命令帧处理功能 2025-05-06 15:53:46 +08:00
tim.c 更新TCP服务器代码:实现命令帧处理功能 2025-05-06 15:53:46 +08:00
usart.c DAC8568_SPI有数据输出 2025-05-29 17:36:09 +08:00